<menu id="ewieq"><strong id="ewieq"></strong></menu>
  • <nav id="ewieq"></nav>
    <menu id="ewieq"><strong id="ewieq"></strong></menu>
  • Codasip攜手西門子打造RISC-V領域最完整形式驗證

    發布時間:2022-5-7 18:07    發布者:eechina
    關鍵詞: Codasip , RISC-V , OneSpin
    更高質量的驗證將推動RISC-V IP的采用和構建發展動力

    處理器設計自動化領域的領導性企業Codasip宣布:通過采用西門子集團Siemens EDA的OneSpin IC驗證工具,擴大了其形式驗證解決方案的可用工具范圍,以進行全面和徹底的處理器測試。Codasip不斷在處理器驗證方面投入巨資,以再接再厲為業界提供最高質量的RISC-V處理器半導體知識產權(IP)。

    Siemens EDA的OneSpin工具提供了一個先進且無比強大的驗證平臺,用以解決關鍵的芯片完整性問題。OneSpin是極為先進的形式驗證工具,適用于汽車和其他高完整性處理器應用,能以最少的設置和運行時間來驗證設計實現。

    得益于其高質量的RISC-V處理器,Codasip在競爭對手中脫穎而出。目前,已經有20億顆Codasip處理器IP內核投入使用,其中大部分是面向一流客戶,因此Codasip必須繼續始終如一地提供最高質量的處理器IP。

    Siemens EDA芯片設計驗證部門戰略總監Neil Hand表示:“我們很高興與Codasip合作,幫助確保其RISC-V處理器IP的高質量,并為我們共同的客戶建立優化的解決方案。我們的OneSpin形式驗證工具擁有世界一流的技術,包括OneSpin RISC-V驗證解決方案,當它們與Codasip創新的RISC-V IP相結合,形成了幫助芯片設計人員快速將高質量產品推向市場的關鍵力量!

    Codasip的首席營銷官Rupert Baines評論道:“坦率地說,一些RISC-V IP在驗證方面的糟糕情況令人震驚。開發人員對RISC-V IP質量的擔憂合乎情理,這阻礙了它的采用。更高質量和經過形式驗證的RISC-V IP將幫助它跨越鴻溝,并大規模地提高其采用率!

    Codasip的驗證總監Philippe Luc補充說:“我們為自己嚴格的驗證方法以及強大的內部驗證團隊感到非常自豪。我們擁有極其徹底的內部測試方法,并結合了一流的第三方工具。作為其中的一部分,我們很高興使用Siemens EDA的OneSpin技術,這是Codasip的重要合作伙伴,我們期待建立更緊密的和富有成效的合作關系!

    Codasip使用Siemens EDA(前身為Mentor Graphics)作為其主要的EDA工具流。

    Codasip于5月4日在圣克拉拉舉行的Siemens EDA User2User2022會議上介紹了其使用OneSpin工具的經驗,并將在5月12日于慕尼黑舉行的Siemens EDA User2User2022會議上再次介紹其使用經驗。

    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    亚洲成熟女人av,大狼拘与人牲交免费视频,曰本妇女人成熟A片高潮潮
    <menu id="ewieq"><strong id="ewieq"></strong></menu>
  • <nav id="ewieq"></nav>
    <menu id="ewieq"><strong id="ewieq"></strong></menu>